一种基于Verilog HDL的可重触发单稳态电路的实现.doc
《一种基于Verilog HDL的可重触发单稳态电路的实现.doc》由会员分享,可在线阅读,更多相关《一种基于Verilog HDL的可重触发单稳态电路的实现.doc(6页珍藏版)》请在沃文网上搜索。
1、 一种基于Verilog HDL的可重触发单稳态电路的实现摘 要:具体介绍了单稳态电路的特点及实现原理,详细阐述了用verilog hdl进行编写设计的过程,同时在quartus ii 9.0中新建工程进行编译仿真,给出功能仿真的波形,并将该工程下载到fpga硬件板上,得到的运行结果与功能仿真的结果相同,验证了该设计的正确性。关键词:单稳态 verilog hdl 仿真1 引言讲到单稳态电路,很容易想到54hc123,54hc6538和74ls123等单稳态集成电路。这些集成电路的特点是简单、方便,但也存在缺点:(1)专用单稳态集成电路中的宽度定时元件r、c 是随温度、湿度等因素变化而变化的,
2、在对其进行温度补偿时,调试过程相当繁琐,而且电路工作的可靠性也不高;(2)由于它不能在高密度的可编程逻辑器件中实现,如cpld,fpga等,因此在以大规模可编程逻辑器件为主的设计中会造成元器件数量增加,可靠性降低。为克服上述缺点,可以用逻辑电路来搭建纯数字化的单稳态电路。verilog hdl语言是目前应用最为广泛的硬件描述语言,用该语言进行设计最大的优点是其与工艺性无关。这使得工程师在功能设计,逻辑验证阶段可以不必过多考虑门级及工艺实现的具体细节,只需根据系统设计的要求施加不同的约束条件,即可设计出实际电路。2 可重触发单稳态电路的特点单稳态电路只有一个稳定状态,触发翻转后经过一段时间会回到
3、原来的稳定状态,一般作固定脉冲宽度整形。单稳态电路的特点如下:(1)稳态和暂稳态两个不同的工作状态;(2)在外接触发脉冲作用下,从稳态翻转到暂稳态,在暂稳态维持一段时间后再自动返回稳态;(3)暂稳态维持时间的长短取决于电路本身的参数,与触发脉冲的宽度和幅度无关。可重触发是单稳态电路中较常用的一项功能,在工业控制中,如常用的看门狗电路,民用系统中,如住宅楼道公共照明系统等,都有很广泛的应用。可重触发功能是指在单稳态电路被触发后,在回到稳态之前仍可以继续进行触发,同时在此期间输出端始终保持为暂稳态不变,直到最后一次触发t时间后,才回到稳态。3 单稳态电路设计的基本原理这里我们分两种情况讨论:一种是
4、两个触发脉冲之间的间隔td大于计数器计数的时间tc;另一种是tdtc时,如图1所示,对触发脉冲进行检测,当检测到上升沿时,输出进入暂稳态,同时启动计数器,由于tdtc,所以计数器能够伴随系统时钟自增到设定好的值n,此时立即反馈回一个信号将输出置回稳态,同时计数器清零,等待下一个触发脉冲。tdtc时:这就是重触发的情况,如图2所示,同样对触发脉冲进行检测,当检测到上升沿时,输出进入暂稳态,同时启动计数器,由于tdtc,所以计数器在计数到达设定好的值n之前会再次遇到一个触发脉冲,此时立即将计数器清零,同时保持暂稳态不变。由以上两种情况的讨论,可以看出在具体实现时其实我们只要遵守这样一个原则,即:检
- 1.请仔细阅读文档,确保文档完整性,对于不预览、不比对内容而直接下载带来的问题本站不予受理。
- 2.下载的文档,不会出现我们的网址水印。
- 3、该文档所得收入(下载+内容+预览)归上传者、原创作者;如果您是本文档原作者,请点此认领!既往收益都归您。
下载文档到电脑,查找使用更方便
10 积分
下载 | 加入VIP,下载更划算! |
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 一种基于Verilog HDL的可重触发单稳态电路的实现 一种 基于 Verilog HDL 触发 稳态 电路 实现
