四路定时抢答器课程设计.doc
《四路定时抢答器课程设计.doc》由会员分享,可在线阅读,更多相关《四路定时抢答器课程设计.doc(19页珍藏版)》请在沃文网上搜索。
1、 目录第一章 设计任务及要求01.1四路抢答器摘要01.2设计任务01.3 功能要求0第二章 设计思路12.1设计原理12.1.1编码器介绍12.2电路设计22.2.1 抢答电路22.2.2 定时电路42.2.3 秒脉冲产生电路72.2.4 报警电路72.2.5 控制电路92.2.6抢答器整体电路10第三章 电路仿真13第四章 元器件介绍154.1 元器件清单154.2 元器件简介16第五章 参考资料1717第一章 设计任务及要求1.1四路抢答器摘要本文介绍了一种用74系列常用集成电路设计的数码显示八路抢答器的电路组成、设计思路及功能。该抢答器除具有基本的抢答功能外,还具有定时、计时和报警功能
2、。主持人通过时间预设开关预设供抢答的时间,系统将完成自动倒计时。若在规定的时间内有人抢答,则计时将自动停止;若在规定的时间内无人抢答,则系统中的蜂鸣器将发响,提示主持人本轮抢答无效,实现报警功能。关键词:四路, 抢答器, 设计,定时,计时,报警。1.2设计任务选择适当的器件设计一个电路,使它能够实现八路定时抢答器。本次课设分基本设计和扩展设计两部分,基本设计为抢答器电路,扩展电路包括定时电路、报警电路、时序控制电路、整机电路。在完成基本设计任务的基础上,可对抢答器进行进一步的完善设计,时期抢答器的功能更具实用性。具体任务: (1) 四组参赛者在进行抢答时(用四个LED数码管)代表,当抢先者按下
3、前面的按钮时,抢答器能准确地判断出抢答者,并以声、光为标志。(2) 抢答器应具有互锁功能,某组抢答后能自动封锁其他各组进行抢答。(3) 抢答应具有一个总开关。(4) 使抢答器具有限时(抢答时、回答问题时)功能,时间到时应发出声响,同时,时间数据要用数码管显示出来。(5) 有选手抢答时时间停止,报警电路发出报警信号,以提示灯光为标志。1.3 功能要求 (1) 设计一个智能竞赛抢答器,可同时供4名选手或4个代表队参赛,他们的标号分别是0、1、2、3、各用一个抢答按钮,按钮的编号与选手的编号相对应,分别是S、S、S、S。(2) 给节目主持人设置一个控制开关,用来控制系统的清零(编号显示数码管灭)和抢
4、答的开始。(3) 抢答器具有数据锁存和显示功能。抢答开始后,若有选手按动抢答按钮,编号立即锁存,并在LED数码管上显示出选手的编号,同时扬声器给出音响提示。此为,要封锁输入电路,禁止其他选手抢答。优先抢答选手的编号一直保持到主持人将系统清零为止。第二章 设计思路2.1设计原理2.1.1编码器介绍编码就是将某一特定的输入逻辑信号变换为二进制代码输出。或者说是是将输入的每一个高、低电位信号编成一个对应的输出代码。通俗地讲“编码”是指用若干数字或文字符号按照预先的约定(又称规定或定义)表示特定对象的过程。编码和译码在数字技术中是一种常用的方法,通过编码和译码可解决家电、工业和工程上的许多问题,这是人
5、们必须掌握的数字电路技术。八D锁存器优先编码器译码电路译码显示抢答按钮脉冲产生电路主持人控制开关定时电路译码电路显示电路集成单稳态触发器报警电路原理图如图1 原理框图该方案是将抢答按钮先直接与锁存器而不是优先编码器相连,将最先抢答的选手的编号锁定,再依次经过优先编码器、译码电路和译码显示电路,最后显示的是抢答选手的编号,经过优先编码器后的信号到单稳态触发器,单稳态触发器又与报警电路直接连接,所以当有选手抢答时同时实现编号显示和报警提示。另外由主持人控制开关和其他部分电路通过门电路实现对抢答电路、定时电路和报警分电路的控制。2.2电路设计2.2.1 抢答电路该电路完成两个功能:一是分辨出选手按键
6、的先后,并锁存电平信号,并通过译码显示电路显示编号;二是使其他选手的抢答信号处于无效状态。该电路主要由八D锁存器74LS373、优先编码器74LS148七段译码器74LS48、74LS04、和七段数码显示管组成。首先介绍主要芯片的逻辑功能。74LS373是常用的八D锁存器,它的引脚图如图1所示,功能表如图3所示。图2 74LS373引脚图图3 74LS373功能表由功能表可以看出,74LS373只有当=0时才能完成数据传输或锁存功能,当=0且LE=1时,74LS373输出随输入一起改变,当=0且LE=0时,74LS373将LE发生正跳变前芯片的输出锁存。74LS148是有八个输入端,三个输出端
7、的优先编码器,它的功能是判断抢答选手的编号,并对编号进行编码。它的引脚图如图4所示,功能表如图5所示。图4 74LS148引脚图图5 74LS148功能表七段显示译码器74LS48输出高电平有效,用以驱动共阴极显示器。引脚图如图6所示。图6 74LS48引脚图/为消隐输入端(低电平有效)/脉冲消隐输出端(低电平有效),为灯测试输入端(低电平有效),为脉冲消隐输入端(低电平有效),当=0时,ag全为0.数码管显示全灭。 根据各芯片功能,画出抢答电路,如图7所示。图7 抢答电路抢答电路的工作原理:一开始,主持人开关置于0,74LS373处于锁存状态,任何选手抢答都去无效。此时74LS148的=1,
8、EO=0,数码管灯全灭。当主持人宣布开始抢答,开关置于1,74LS373处于等待状态,当任意一个选手按下抢答按钮后,73LS373开始工作,与输入端对应的输出端为低电平,低电平经过74LS148编码后输出的是一组与输入对应的三位二进制数,反相后经过译码显示电路将对应的编号显示出来。编码器74LS148工作时输出使能端EO为高电平,将其与开关信号一起经过异或门接入再经过与门接LE端,此时由于EO与开关信号同为高电平,因此使LE=0,再次将74LS373锁存,即使其他选手再按动按钮,也不会再有输出。这样,一轮抢答完成,当主持人将开关置于0时,74LS373输出全为1,EO=0,使数码管灯全灭,并且
9、74LS373进入锁存状态。等待下一轮抢答的开始。2.2.2 定时电路本电路要求具有定时抢答功能,并且定时时间由主持人设定,因此要设设计定时电路。该部分主要由555定时器秒脉冲产生电路、十进制同步加减计数器74LS192减法计数电路、74LS48译码电路和2个7段数码管即相关电路组成。74LS192是具有置数和清零功能的同步十进制减计数器,其引脚图和功能表分别如图8和图9所示。图8 74LS192引脚图图9 74LS192功能表另外,P0,P1,P2,P3为预置数输入端,Q0,Q1,Q2,Q3为计数数据输出端,为借位输出端(低电平有效),为进位输出端(低电平有效)。555定时器是一种集模拟、数
10、字于一体的中规模集成单路,其应用极为广泛。其引脚图如图10所示。图10 NE555引脚图关于NE555的具体电路连接及功能将在后面的电路中介绍。定时电路如图11所示。图11 定时电路定时电路的工作原理:首先主持人根据题的难易程度来确定抢答时间,并通过74LS192的置数端将时间输入,抢答开始前主持人将开关置低电平,处于清零锁存状态,当主持人将开关置于高电平,即开始抢答,此时,由秒脉冲电路产生的秒脉冲信号进入74LS192,使芯片由预置数开始减计数工作,若没有选手抢答,一直减计数至00,产生报警,同时输出端4由高电平变成低电平,阻止了秒脉冲信号进入计数器,计数器停止工作。若计时期间有人抢答,输入
11、端2由高电平变成低电平,同样使减计数器停止计时,显示器上显示此刻时间。2.2.3 秒脉冲产生电路为了准确地计时,本设计需要内部秒脉冲产生电路,即能产生周期为一秒的脉冲的电路。如图13所示为用555设计的秒脉冲产生电路。图12 秒脉冲产生电路因为周期为一秒,所以频率是1赫兹。图中电容C1的充放电时间分别是:t1=(R1+R2)C1ln20.7(R1+R2)C1,t2=R2C1ln20.7R2C1所以555的3端输出的频率为: f=1/(t1+t2)1.43/(R1+2R2)C1我们采用的电阻和电容值分别是:R1=15K,R2=64K,C1=10uf,满足上式,即得到的是秒脉冲,该电路中,电容C2
12、的作用是抗干扰。2.2.4 报警电路为满足设计要求,必须设计报警电路,该电路主要由555定时器组成,电路如图13所示。图13 报警电路图中555定时器用来构成多谐振荡器,震荡频率3端的输出脉冲频率为:f1.43/(R1+2R2)C11000Hz3端输出信号经过三级管驱动扬声器,发出报警信号。当4端的输入信号是高电平时,振荡器工作,有报警信号,4端输入低电平时,振荡器不工作,没有报警信号。由555 芯片构成多谐振荡电路 ,555 的输出信号再经三极管放大 ,从而推动扬声器发声 控制电路包括时序和报警两个电路 ,如图所示。控制电路需具有以下几个功能。 主持人闭合开关扬声器发声 ,多路抢答器电路和计
- 1.请仔细阅读文档,确保文档完整性,对于不预览、不比对内容而直接下载带来的问题本站不予受理。
- 2.下载的文档,不会出现我们的网址水印。
- 3、该文档所得收入(下载+内容+预览)归上传者、原创作者;如果您是本文档原作者,请点此认领!既往收益都归您。
下载文档到电脑,查找使用更方便
20 积分
下载 | 加入VIP,下载更划算! |
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 四路 定时 抢答 课程设计
