欢迎来到沃文网! | 帮助中心 分享知识,传播智慧!
沃文网
全部分类
  • 教学课件>
  • 医学资料>
  • 技术资料>
  • 学术论文>
  • 资格考试>
  • 建筑施工>
  • 实用文档>
  • 其他资料>
  • ImageVerifierCode 换一换
    首页 沃文网 > 资源分类 > DOC文档下载
    分享到微信 分享到微博 分享到QQ空间

    XXX年自学考试计算机组成原理试题及答案.doc

    • 资源ID:881941       资源大小:1.32MB        全文页数:13页
    • 资源格式: DOC        下载积分:10积分
    快捷下载 游客一键下载
    账号登录下载
    微信登录下载
    三方登录下载: QQ登录 微博登录
    二维码
    微信扫一扫登录
    下载资源需要10积分
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝    微信支付   
    验证码:   换一换

    加入VIP,下载更划算!
     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    XXX年自学考试计算机组成原理试题及答案.doc

    1、1若十进制数为40,则其对应的无符号二进制数为(A)A101000 B10100C100100 D100102若X原=110011,则其对应的X补为(A)A101101 B101100C110011 D0100113若X=-0.1010,则其对应的X反为(B)A1.0110 B1.0101C1.1010 D0.10104在下列存储器中,存取速度最快的存储器是(A)A高速缓存 B磁盘C主存 D光盘5若存储器的容量为16KB,则访问它的地址线应有(C)A4根 B10根C14根 D16根6动态RAM存储信息依靠的是(D)A单稳态触发器 B磁场 C双稳态触发器 D电容器7零地址指令可选的寻址方式是(C

    2、)A立即寻址 B间接寻址C堆栈寻址 D寄存器寻址8为了减少指令中的地址数,可以采用(B)A直接寻址 B隐含寻址C相对寻址 D变址寻址9程序计数器是指(D)A可存放指令的寄存器B可存放程序状态字的寄存器C本身具有计数逻辑与移位逻辑的寄存器D存放下一条指令地址的寄存器10在同步控制方式中(A)A每个机器周期长度固定 B每个机器周期长度不固定C每个工作周期长度固定 D各指令的机器周期数不变11作为主要的控制方式,异步控制常用于(A)A单总线结构中 B微型计算机中的CPU控制中 C组合逻辑控制器中 D微程序控制器中12存放微程序的存储器是(D)A主存 B硬盘C随机存储器 D只读存储器13并行接口是指(

    3、C)A仅接口与系统总线之间采取并行传送B仅接口与外围设备之间采取并行传送C接口的两侧均采取并行传送D接口内部只能并行传送14 主设备通常指(D)A发送信息的设备 B接收信息的设备C主要的设备 D申请并获取总线控制权的设备15在磁盘数据记录方式中,用调频制记录数据“1”时,电流的变化方向是(C)A0次 B1次C2次 D无任何变化16CPU可直接编程访问的存储器是(D)A光盘存储器 B虚拟存储器C磁盘存储器 D主存储器17为了实现输入输出操作,指令中(D)A必须指明外围设备的设备号B必须指明外围接口中寄存器的地址码C必须同时指明外围设备号与接口中寄存器的总线地址D对单独编址方式,可以指明设备号或端

    4、口地址;对统一编址方式,可以指明寄存器的总线地址18中断屏蔽字的作用是(B)A暂停外设对主存的访问 B暂停CPU对某些中断的响应C暂停CPU对一切中断的响应 D暂停CPU对主存的访问19CPU响应中断的时机是(C)A可在任一机器周期结束时 B可在任一工作周期结束时C必须在一条指令执行完毕时 D必须在执行完当前程序段时20在写磁盘过程中,适配器向主机发出DMA请求是在(B)A扇区缓冲器满时 B扇区缓冲器空时C寻道完成时 D启动磁盘时二、名词解释题(本大题共3小题,每小题3分,共9分)21.微程序:一条机器指令的功能通常用许多条微指令组成的序列来实现22.并行总线接口:接口与系统总线及外设之间均采

    5、用并行总线连接23.分辩率:是衡量显示器显示清晰度的指标,以图像点(像素)的个数为标志。三、简答题(本大题共5小题,每小题4分,共20分)24.何谓Cache的地址映像?一般有哪几种方法?建立主存地址与Cache地址之间的逻辑关系,根据访问主存地址就可构成Cache的地址,这地址间的逻辑关系称为地址映像;方法有:直接映像、全相联映像、组相联映像。25.什么是指令格式?通常情况下一条指令格式由哪两部分组成?计算机指令编码的格式称为指令格式;通常情况下一条指令格式由操作码,地址码两部分组成。26.CPU由哪两部分组成?CPU具有哪四个基本功能?CPU由控制器和运算器两部分组成;CPU具有以下四个基

    6、本功能:(1)指令控制,(2)操作控制,(3数据运算,(4)异常处理和中断处理。27.什么是总线协议?总线数据通信方式按照传输定时的方法可分为哪两类?总线通信同步方式规定了实现总线传输的定时规则,这种规则称为总线协议;总线数据通信方式按照传输定时的方法可分为同步式和异步式两类。28.磁盘存储设备的主要技术指标有哪些?磁盘存储设备的主要技术指标有(1)存储密度;(2)存储容量;(3)平均访问时间;(4)数据传输率。四、简单应用题(本大题共2小题,每小题9分,共18分)29.用Booth算法计算6(-3),要求写出每一步运算过程及运算结果。30.设有计算机的CPU数据通路及其与存储器的连接结构如下

    7、图所示,其中,R0R3为通用寄存器,IR为指令寄存器,PC为程序计数器,Y和Z为暂存器,MAR为存储器地址寄存器,MDR为存储器数据缓冲寄存器。试写出指令SUB(R1),R0的执行流程,其中,R0表示寄存器寻址,(R1)表示寄存器间接寻址,指令功能为减法。减法指令SUB(R1),R0执行流程:PCMAR送指令地址(1分)PC+1PC修改PC(1分)M(或DBUS)MDRIR读指令(1分)R1MAR送目的地址(1分)M(或DBUS)MDRY取目的操作数(1分)R0-YMDR相减运算(2分)MDRM(或DBUS)将结果写入目的地(2分)五、 设计题(本大题共1小题,13分) 31. 用8K4位/片

    8、的存储芯片构成32KB存储器,地址线为A15(高)A0(低)。(1)需要8K4位/片的存储芯片几片? 8(2)加至各芯片的地址线是哪几位? A0 A12(3)用于产生片选信号的地址线是哪几位? A13 A14(4)画出存储器逻辑连接图。2010年7月一、单项选择题(本大题共15小题,每小题2分,共30分)1若十进制数为115,则其对应的二进制数为( C )A1100111B1011101C111001lD11110012若十进制数为-65,则其对应的8位二进制补码(X)补为( D )A10111110B01000001C11000001D1011111l3若16进制数为13F,则其对应的八进制

    9、数为( B )A377B477C577D6774在下列存储器中,属于顺序存取存储器的是( D )AU盘B光盘C磁盘D磁带5在下列浮点数的表示中,属于规格化编码的是( A )A1.101l2-3 B1.001l23C0.01012-3D0.001l236在一个计算机系统中,下列说法正确的是( C )A主存的容量远大于Cache的容量,主存的速度比Cache快B主存的容量远小于Cache的容量,主存的速度比Cache快C主存的容量远大于Cache的容量,主存的速度比Cache慢D主存的容量远小于Cache的容量,主存的速度比Cache慢7在下列磁盘数据记录方式中,不具有自同步能力的方式是( C )

    10、AFMBPMCNRZlDMFM8寄存器堆栈初始化时堆栈指针SP的值为( A )A0B1C栈顶地址D最大地址9采用直接寻址方式的操作数存放在( B )A某个寄存器中 B某个存储器单元中 C指令中D输入输出端口中10微程序存放在( C )A堆栈中 B主存中 C控制存储器中D磁盘中11比较硬连线控制器和微程序控制器,下列说法正确的是( A )A硬连线控制器结构简单规整B硬连线控制器执行速度慢C微程序控制器执行速度快D微程序控制器容易实现复杂指令控制12下列说法正确的是( C )A异步通信中不需要定时B同步通信的双方有各自独立的时钟信号C异步通信适宜于较快数据传送D同步通信适宜于较快数据传送13下列总

    11、线或接口中不属于串行方式的是( A )APCI BRS232 CUARTDUSB14CPU响应中断请求是在( C )A一个时钟周期结束时B一个总线周期结束时C一条指令结束时D一段程序结束时15控制DMA数据传送的是( A )ADMA控制器BCPU C外设D主存二、名词解释题(本大题共3小题,每小题3分,共9分)16、中断嵌套是指中断系统正在执行一个中断服务时,有另一个优先级更高的中断提出中断请求,这时会暂时终止当前正在执行的级别较低的中断源的服务程序,去处理级别更高的中断源,待处理完毕,再返回到被中断了的中断服务程序继续执行,这个过程就是中断嵌套17、微地址寄存器(AR):微程序控制器中的一个

    12、部件(寄存器),存放将要访问的下一条微指令的微地址。18、寻址方式:对指令的地址码进行编码,以形成操作数在存储器中的地址的方式。三、简答题(本大题共6小题,每小题5分,共30分)19简述CPU通过高速缓存Cache对主存的数据存取过程。高速缓存(Cache)是一个高速小容量的临时存储器,它一般用高速的静态存储器芯片实现或者集成到CPU芯片内部,存储CPU最经常访问的指令或者操作数据。它主要是为了解决CPU运算速度与内存读写速度不匹配的矛盾,因为CPU运算速度要比内存读写速度快很多,这样会使CPU花费很长时间等待数据到来或把数据写入内存。系统工作时,将运行时要经常存取的一些数据从系统内存读取到C

    13、ache中,而CPU会首先到Cache中去读取或写入数据,如果Cache中没有所需数据(或Cache已满,无法再写入),则再对系统内存进行读写,另外Cache在空闲时也会与内存交换数据,起到缓冲作用,使CPU既可以以较快速度存取内存中的数据,提高系统整体性能,又不使系统成本上升过高。20指令ADD R2,(2000)中包含了哪几种寻址方式?简述该指令的操作数的形成过程与功能。其中,源寻址为(2000),目的寻址为R2。寄存器寻址和存储器间接寻址二种寻址方式。存储单元地址为2000中的数据作为地址单元中的数据和寄存器R2中的数据相加,得到的和放入寄存器R2中。21简述微程序控制的基本思想。(1)

    14、将机器指令分解为基本的微命令序列,用二进制代码表示这些微命令,并编成微指令,多条微指令再形成微程序。(2)一条微指令包含的微命令,控制实现一步(一个节拍)操作;若干条微指令组成的一小段微程序解释执行一条机器指令。22简述多重中断系统中CPU响应中断的步骤。1、关中断。暂时禁止所有中断响应。2、保存现场信息,包括保存PC的值。3、判别中断条件,根据中断优先级判断中断源,从而确定中断服务程序入口。4、开中断。设置CPU优先级为当前中断的优先级,只允许响应优先级更高的中断。5、执行中断服务程序。完成中断请求的操作,其间可能被更高级中断请求打断。6、关中断。暂时禁止所有中断响应。7、恢复现场信息,包括

    15、恢复PC的值。8、开中断,继续执行原程序23简述同步总线的定时方式。同步通信是一种比特同步通信技术,要求发收双方具有同频同相的同步时钟信号,只需在传送报文的最前面附加特定的同步字符,使发收双方建立同步,此后便在同步时钟的控制下逐位发送/接收。 没有数据发送时,传输线处于MARK状态。为了表示数据传输的开始,发送方先发送一个或两个特殊字符,该字符称为同步字符。当发送方和接收方达到同步后,就可以一个字符接一个字符地发送一大块数据,而不再需要用起始位和停止位了,这样可以明显地提高数据的传输速率。采用同步方式传送数据时,在发送过程中,收发双方还必须用一个时钟进行协调,用于确定串行传输中每一位的位置。接

    16、收数据时,接收方可利用同步字符使内部时钟与发送方保持同步,然后将同步字符后面的数据逐位移入,并转换成并行格式,供CPU读取,直至收到结束符为止。24试画出二进制数据序列10110的NRZ1、PM和FM的波形图。四、简单应用题(本大题共2小题,每小题9分,共18分)25用Booth算法计算3(-5)的4位补码乘法运算,要求写出其运算过程。3补=0011 -5 补=1011 R0=0000 R1=1011 R2=0011 P=0循环步骤乘积(R0 R1 P)0初始化0000 1011 01R0-R2 R01101 1011 0R0R1右移1位1110 1101 12无操作1110 1101 1R0

    17、R1右移1位1111 0110 13R+R2 R00010 0110 1R0R1右移1位0001 0011 04R0-R2 R01110 0011 0R0R1右移1位1111 0001 126设有计算机的CPU数据通路及其与存储器的连接结构如下图所示,其中,R0R3为通用寄存器,IR为指令寄存器,PC为程序计数器,SP为堆栈指针,C和D为暂存器,MAR为存储器地址寄存器,MDR为存储器数据缓冲寄存器。试写出指令ADD R3,(R1)的执行流程。指令功能为加法操作,其中R3为采用寄存器寻址目的操作数,(R1)为采用寄存器间接寻址的源操作数。答:PC-MARPC+1-PCM-MDR,MDR-IRR

    18、3-CR1-MARM-MDR,MDR-DC-AD-BA+B-R3五、设计题(本大题共1小题,13分)27用8K8位片的存储芯片构成32KB存储器,地址线为A15(高)A0(低)。(1)需要几片这种存储芯片?4片(2)32KB存储器共需要几位地址?是哪几位地址线? 15位,A14(高)A0(低)(3)加至各芯片的地址线有几位?是哪几位地址线? 13位,A12(高)A0(低)(4)用于产生片选信号的地址线是哪几位(译码法)? A14A132011年4月一、单项选择题(本大题共15小题,每小题2分,共30分)1.定点小数的补码表示范围是( ) A.-1+2-nX1-2-nB.-1+2-nX1+2-n

    19、C.-1X1-2-nD.-1X1+2-n2.若十进制数为-80,则其对应的8位补码X补为( ) A.11010000B.10110000C.10101111D.010100003.在计算机中磁盘存储器一般用作( ) A.主存B.高速缓存C.辅存D.只读存储器4.为了减少指令中的地址个数,采用的有效办法是( ) A.寄存器寻址B.立即寻址C.变址寻址D.隐地址5.组合逻辑控制器与微程序控制器相比( ) A.组合逻辑控制器的时序系统比较简单B.微程序控制器的时序系统比较简单 C.两者的时序系统复杂程度相同D.微程序控制器的硬件设计比较复杂6.采用双符号位表示带符号数时,发生正溢的特征是双符号位为(

    20、 ) A.00B.0lC.10D.117.若八进制数为52,则其对应的十进制数为( ) A.52B.44C.42D.328.二进制补码定点小数1.101表示的十进制数是( ) A.+1.625B.-0.101C.-0.375D.-0.6259.用1K4的存储芯片组成4KB存储器,需要几片这样的芯片?( ) A.8片B.4片C.2片D.1片10.一地址指令是指( ) A.只能对单操作数进行加工处理B.只能对双操作数进行加工处理 C.既能处理单操作数也能处理双操作数D.必须隐含提供另一个操作数11.微程序存放在( ) A.堆栈存储器中B.主存储器中C.控制存储器中D.辅助存储器中12.CPU响应D

    21、MA请求的时间是( ) A.必须在一条指令执行完毕时B.必须在一个总线周期结束时 C.可在任一时钟周期结束时D.在判明没有中断请求之后13.在同步控制方式中( ) A.每个时钟周期长度固定B.各指令的时钟周期数不变C.每个工作周期长度固定D.各指令的工作周期数不变14.CPU响应中断请求( ) A.可在任一时钟周期结束时B.可在任一总线周期结束时C.可在一条指令结束时D.必须在一段程序结束时15.串行接口是指( ) A.接口与系统总线之间为串行传送B.接口与外设之间为串行传送 C.接口的两侧都为串行传送D.接口内部只能串行传送二、名词解释题(本大题共3小题,每小题3分,共9分)三、简答题(本大

    22、题共6小题,每小题5分,共30分)19.与转子指令相比,中断方式的主要特点是什么?试举两列说明。20. 什么是DMA方式?在DMA的预处理阶段,由CPU执行输入输出指令来完成哪些操作?21. 高速缓存Cache用来存放什么内容?设置它的主要目的是什么?22. 试解释采用存储器间接寻址方式读取操作数的过程。23. 简述I/O指令对外设的统一编址和单独编址的两种编址方式。24. 试说明一条访存指令的执行过程。四、简单应用题(本大题共2小题,每小题9分,共18分)25.用Booth算法计算2(-4)的4位补码乘法运算,要求写出其运算过程。26.设计算机的CPU数据通路及其与存储器的连接结构如题26图

    23、所示,其中,R0R3为通用寄存器,IR为指令寄存器,PC为程序计数器,SP为堆栈指针,C和D为暂存器,MAR为存储器地址寄存器,MDR为存储器数据缓冲寄存器,AB为地址总线,DB为数据总线,CB为控制总线。试写出指令LOAD R1,(R2)的执行流程。指令功能为数据传送操作,其中,R1为采用寄存器寻址的目的操作数,(R2)为采用寄存器间接寻址的源操作数。题26图五、存储器设计题(本大题共1小题,13分)27.用2Kl6位片的存储芯片构成16Kl6位的存储器,地址线为A15(高)A0(低)。问:(1)需要几片这种存储芯片?(2)存储器共需要几位地址线?是哪几位地址线?(3)加至各芯片的地址线是哪

    24、几位?(4)用于产生片选信号的地址线是哪几位(译码法)?全国2011年7月一、单项选择题(本大题共15小题,每小题2分,共30分)1. 运算器和控制器合称为( )A. 主机B. 外设C. ALUD. CPU2. 若十进制数为73,则其对应的二进制数为( )A. 1001010B. 1001001C. 1010100D. 11010013. 若十六进制数为1A,则相应的十进制数为( )A. 16B. 17C. 26D. 3l4. 补码加法运算是指( )A. 操作数用补码表示,符号位单独处理B. 操作数用补码表示,连同符号位一起相加C. 操作数用补码表示,将加数变补,然后相加D. 操作数用补码表示

    25、,将被加数变补,然后相加5. 动态RAM存储信息依靠的是( )A. 电容B. 双稳态触发器C. 晶体管D. 磁场6. 下列存储器中,属于半导体存储器的是( )A. 硬盘B. 动态存储器C. 软盘D. 光盘7. 对于容量为8KB的存储器,寻址所需最小地址位数为( )A. 2B. 3C. 12D. 138. 一条机器指令中通常包含的信息有( )A. 操作码、控制码B. 操作码、立即数C. 地址码、寄存器号D. 操作码、地址码9. 下列指令助记符中表示减法操作的是( )A. ADDB. SUBC. ANDD. NEG10. 从主存中取回到CPU中的指令存放位置是( )A. 指令寄存器B. 状态寄存器

    26、C. 程序计数器D. 数据寄存器11. 指令执行所需的操作数不会来自( )A. 指令本身B. 主存C. 寄存器D. 控制器12. 微程序控制器将微程序存放在( )A. 主存中B. 寄存器中C. ROM中D. RAM中13. 在一个串行传输系统中,每秒可传输12个字节的数据,其比特率是( )A. 8bpsB. 12bpsC. 96bpsD. 任意14. 并行接口是指( )A. 仅接口与外围设备之间采取并行传送B. 仅接口与系统总线之间采取并行传送C. 接口的两侧均采取并行传送D. 接口内部只能并行传送15. 在磁盘中实现输入输出的数据传送方式( )A. 只采取程序查询等待方式B. 只采取程序中断

    27、方式C. 只采取DMA方式D. 既有DMA方式,也有中断方式二、名词解释题(本大题共3小题,每小题3分,共9分)16. 随机访问存储器(RAM):在半导体存储器中,程序和数据可以存放在任何位置,访问时能够快速方便地访问任何地址中的内容,访问的速度与存储位置无关。17. 地址码:指令中指定操作数地址的字段称为地址码,地址码中可包含存储器地址,也可包含寄存器号等。18. 指令周期:从一条指令的启动到下一条指令的启动的间隔时间称为指令周期。三、简答题(本大题共6小题,每小题5分,共30分)19什么是定点数?它有哪些类型?答:定点数是指小数点位置固定不变的数据(3分)。它有定点小数、定点整数两种类型(

    28、2分)。20 计算机中层次化的存储系统分为哪几层?答:分为寄存器(1分)、高速缓存(1分)、主存贮器(1分)、辅助存储器(2分)。21 根据一条指令中地址码的数量,可将指令分为哪几种指令?答:分为零地址指令(1分)、一地址指令(1分)、二地址指令(1分)、三地址指令(2分)。22 微程序控制器主要由哪些部分组成?答:主要由控制存储器(2分)、微指令寄存器(1分)、微地址寄存器(1分)和地址转移逻辑(1分)组成。23 什么是总线?总线上有哪四种基本传输方式?答:总线是一种连接两个或多个设备的通信线路(2分)。总线上的四种基本传输方式是串行传输、并行传输、复合传输、消息传输(3分)。24 中断与子

    29、程序的调用区别在什么地方?答:中断可能随时发生,中断服务程序与中断时CPU正在运行的程序是相互独立的,(3分)子程序的调用是主程序有意调用的(2分)。四、简单应用题(本大题共2小题,每小题9分,共18分)25用原码一位乘法进行58的四位原码乘法运算,要求写出其运算过程。解:设有三个寄存器,其初始值分别为RO=OOOO,R1=1000(即十进制8),R2=0101 (即十进制5) (2分) 循环次数 步骤 乘积(RO ,R1) 0 初始值 0000 1000 (1分) 1 1a:加0 0000 1000 2:右移一位 0000 0100 (1分) 2 1a:加0 0000 0100 2:右移一位

    30、 0000 0010 (1分) 3 1a:加0 0000 0010 2:右移一位 0000 0001 (1分) 4 1b:加1 0101 0001 2:右移一位 0010 1000 (1分)原码乘法运算结果为:(2分)26. 设有单总线结构计算机的CPU数据通路及其与存储器的迮接结构如下图所示,其中,R0R3为通用寄存器,IR为指令寄存器,PC为程序计数器,Y和Z为临时寄存器,MAR为存储器地址寄存器,MDR为存储器数据缓冲寄存器。试写出指令LOAD R3,MEM的执行流程(其中MEM为内存地址值)。指令功能为将存储器MEM中的数据送到寄存器R3中存放。 答:(1)送入指令地址:PC-MAR

    31、(2分) (2)计算下一条指令地址:PC+1PC (2分) (3)读入指令:DBUSMDR, MDRIR (2分) (4)IR(地址段)MAR (1分) (5) DBUSMDR (1分) (6) MDR-R3 (1分)五、存储器设计题(本大题共1小题,13分)27. 用lK8位片的存储芯片构成4K8位的存储器,地址线为A15(高)A0(低)。(1)需要几片这种存储芯片?4片。(2)存储器共需要几位地址?是哪几位地址线?存储器共需要12位地址,是地址线。(3)加至各芯片的地址线是哪几位?加至各芯片的地址线是地址线。 (4)用于产生片选信号的地址线是哪几位(译码法)?用于产生片选信号的地址线是两位

    32、。全国2012年4月一、单项选择题(本大题共15小题,每小题2分,共30分)1存储器的基本单位字节的长度是( B )A1bitB8bitC16bitD32bit2定点小数是指( B )A小数点固定在最低位数的后面 B小数点固定在最高位数的后面C小数点的位置可以随意指定D没有小数的数3-1的8位补码表示是( D )A00000001B10000001C10000000D111111114二进制数01101011对应的十进制数为( B )A100B107C117D1275下列采用偶校验的8位奇偶校验编码中正确的是( D )A10111010B11110010C01100111D000000006下

    33、列存储器中不是半导体存储器的是( B )A静态存储器B动态存储器CU盘D光盘7容量为4KB的存储器的最少地址位数为( B )A11B12C13D148下列指令助记符中表示求补操作的是( D )AADDBCOMCANDDNEG9下列寻址方式中出现在指令“ADD R2, (R1)”中的是( C )A隐含寻址B存储器间接寻址C寄存器间接寻址D直接寻址10下列寄存器中用于与存储器之间传送数据的是( A )AMDRBMARCPCDSP11下列说法不正确的是( C )A硬连线控制器比微程序控制器设计复杂 B硬连线控制器不便于实现复杂指令的控制C微程序控制器比硬连线控制器速度要快 D微程序控制器将指令执行所

    34、需要的控制信号存放在存储器中12UART接口属于( B )A同步串行传送总线B异步串行传送总线C同步并行传送总线D异步并行传送总线13一个字长为16位的并行总线包含有几条数据线?( B )A8条B16条C32条D64条14硬盘存储器与主存储器直接传输数据应采用( C )A中断方式B程序查询方式CDMA方式D通道方式15在多级中断方式下,CPU在处理中断时( B )A可响应更低级别的中断请求B可响应更高级别的中断请求C禁止其它的中断请求D可响应同级别的中断请求二、名词解释题(本大题共3小题,每小题3分,共9分)16寻址方式 (P103)17微地址 (P133)18总线主设备(P149)三、简答题

    35、(本大题共6小题,每小题5分,共30分)19什么是动态存储器的刷新?如何进行刷新?20简述采用寄存器间接寻址方式的操作数的读取过程。在汇编语言中如何表示?(P104-105)21在微程序执行时,后继微指令的微地址的产生方法有哪些方式?(P136-137)22CPU处理单一中断时,响应中断的步骤有哪些?(P168)23设一个磁盘的平均寻道时间为5ms,数据传输速率为4MB/s,控制器延迟为1.5ms,磁盘转速为7200转分钟。该磁盘读一个512字节的扇区的平均时间是多少?(P198)答:(1)平均平均旋转时间:0.5/7200转分钟=4.2ms(2)数据传输时间:0.5KB/4MB/s=0.12

    36、5ms(3)平均磁盘访问时间=平均寻道时间+平均旋转时间+传输时间+控制器延迟时间 =5ms+4.2ms+0.125ms+1.5ms =10.825ms24什么是串行传输?它有什么特点?(P143)四、简单应用题(本大题共2小题,每小题9分,共18分)25用Booth算法计算5(-3)的4位补码乘法运算,要求写出其运算过程。答:(P42)R0=0000、R1=(-3)=(1101)补码 R2=5=(0101)补码循环步骤乘积(R0 R1 p)0初始化0000 1101 011c: 减01011011 1101 02:右移一位1101 1110 121b: 加01010010 1110 12:右

    37、移一位0001 0111 031c: 减01011100 0111 02:右移一位1110 0011 141a: 无操作1110 0011 12:右移一位1111 0001 126 设有单总线结构计算机的CPU数据通路及其与存储器的连接结构如题26图所示,其中,R0R3为通用寄存器,IR为指令寄存器,PC为程序计数器,Y和Z为临时寄存器,MAR为存储器地址寄存器,MDR为存储器数据试写出指令ADD R3,R0,Rl的执行流程。指令功能为将寄存器R0与寄存器R1的内容相加,结果送入寄存器R3中。(P122)(1)送指令地址PCMAR(2)计算下一条指令地址PC+1PC(3)读入指令 DBUSMDR MDRIR(4)送第一个操作数 R0Y(5)送第一个操作数并做加法R1+YZ(6)送结果 ZR3五、存储器设计题(本大题共1小题,13分)27用2K8位片的存储芯片构成8KB的存储器,地址线为A15(高)A0(低)。(1)需要几片“2K8位片”的存储芯片?8KB/(2K8位片)= 4片(2)存储器共需要几位地址?是哪几位?存储器8KB=213B,所以需要13位地址,是A0 A12(3)加至各芯片的地址线是哪几位?芯片2K8位=211B,所以地址线:A0 A10(4)用于产生片选信号的地址线是哪几位(译码法)?用于产生片选信号的地址线是A11 A12位.忽略此处.13


    注意事项

    本文(XXX年自学考试计算机组成原理试题及答案.doc)为本站会员(精***)主动上传,沃文网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知沃文网(点击联系客服),我们立即给予删除!




    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服点击这里,给沃文网发消息,QQ:2622162128 - 联系我们

    版权声明:以上文章中所选用的图片及文字来源于网络以及用户投稿,由于未联系到知识产权人或未发现有关知识产权的登记,如有知识产权人并不愿意我们使用,如有侵权请立即联系:2622162128@qq.com ,我们立即下架或删除。

    Copyright© 2022-2024 www.wodocx.com ,All Rights Reserved |陕ICP备19002583号-1

    陕公网安备 61072602000132号     违法和不良信息举报:0916-4228922