欢迎来到沃文网! | 帮助中心 分享知识,传播智慧!
沃文网
全部分类
  • 教学课件>
  • 医学资料>
  • 技术资料>
  • 学术论文>
  • 资格考试>
  • 建筑施工>
  • 实用文档>
  • 其他资料>
  • ImageVerifierCode 换一换
    首页 沃文网 > 资源分类 > DOCX文档下载
    分享到微信 分享到微博 分享到QQ空间

    锁相环式数字频率合成器.docx

    • 资源ID:879213       资源大小:903.02KB        全文页数:22页
    • 资源格式: DOCX        下载积分:10积分
    快捷下载 游客一键下载
    账号登录下载
    微信登录下载
    三方登录下载: QQ登录 微博登录
    二维码
    微信扫一扫登录
    下载资源需要10积分
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝    微信支付   
    验证码:   换一换

    加入VIP,下载更划算!
     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    锁相环式数字频率合成器.docx

    1、摘要近几年来,无线通讯获得飞速发展。随着其应用领域的不断扩张,市场对低功耗、低造价、高性能、高集成度的收发机的需要也越来越高。在无线通信收发机中包含一个很重要的模块,频率合成器,它通过产生一系列与参考信号具有同样精度和稳定度的离散信号,为频率转换提供基准的本地震荡信号。频率合成器设计的优劣直接影响到无线通信收发机的性能、成本,故其实现方式一直是一个挑战。而本次课程设计仅考虑方案的实用性,即是实验室环境的局限性以及电子器件的价格等因素。AbstractIn recent years, the rapid development wireless communications. With the

    2、continuous expansion of its applications, the market is also increasing the need for low-power, low-cost, high-performance , highly integrated transceiver.Contains a very important in the wireless communication transceiver module, the frequency synthesizer, and by generating a series of reference si

    3、gnals with the same accuracy and stability of the discrete signals provided for the frequency conversion of the local oscillation signal of the reference. Frequency synthesizer designed to directly affect the wireless communication transceiver performance, cost, and its implementation has been a cha

    4、llenge.Only to consider the practicality of the design of the course, that the limitations of the laboratory environment, as well as factors such as the price of electronic devices.目录一设计任务与要求 1二设计方案及比较 2三系统设计总体思路 4四系统原理框图及工作原理分析 5五组成电路主要器件的参数,工作原理、外形图及选择 10六电路原理图 12七产品制作及调试 15八实验结果与数据处理 16九结论(设计与分析)

    5、 18十心得体会 19一设计任务与要求(一)训练目的1. 熟悉锁相环路的原理和特点,掌握VCO压控振荡器的工作原理与作用2. 加深对基本锁相环工作原理的理解,巩固相关的理论知识3. 熟悉锁相环式数字频率合成器的电路组成与工作原理,培养设计、制作、调试电路等一系列工程设计的能力4. 熟悉相关IC的性能参数及使用方法。培养应用理论知识为实际电路设计的能力(二)预习要求与参考、收集相关信息1. 认真预习有关锁相环及频率合成技术等方面的理论知识2. 参考高频电子电路 、通信原理与技术 、集成电路大全等书(三)设计要求和设计指标(1)设计指标 a. 熟悉锁相环和频率合成器的基本结构原理,熟悉相关芯片的性

    6、能参数及使用方法 b. 利用锁相环设计的频率合成器,当输入频率为100Hz时,用一片CD4046、三片MCI4522时,实现输出频率为100Hz 99.9kHz(2)实验测试要求a. 测VCO曲线,即压控震荡器曲线 b. 测VCO中心频率 c. 求VCO增益: d. 测锁相环锁定范围: e. 求频率合成器的阶数1二设计方案根据课题要求,为了能够实现锁相式数字频率合成,下面是我们找到的四种比较具有代表性的方案,结构框图分别见图1、图2、图3及图4:图1 方案一的系统框图2(一)方案的比较与选择在上面的几种方案中,方案一、二和三均属硬件电路实现,其中方案一是最容易实现的,它完全能够实现步进频率为1

    7、KHz的频率合成,但其建立时间长,相位噪声和杂散信号的影响较明显。方案二是一种DDS驱动PLL的频率合成器,方案三是一种单片机控制频率合成器,这两种方案在性能上要优于方案一,但它们都必须由单片机参与控制。方案四与前三个方案在思想上有很大不同,是一种EDA设计,它是一种基于FPGA的、以VHDL硬件语言实现的嵌入式系统,其技术比较领先。由于实验室为硬件电路工作环境,故不能选择方案四,在前三个方案中,虽然二、三在性能方面比较优越,但其需要借助计算机对其单片机进行控制,对我们提出编程要求我们无法实现。方案一虽在性能方面略有不足,但其完全能够满足设计的需要,又能够适应实验室的工作环境。3综上所述,方案

    8、一能够满足设计的要求,我们组将采用方案一实现本系统。(二)方案阐述与论证通过对各方案进行比较,我们组最终选择了方案一来实现该系统。下面是我们组对方案一进行一个简单的阐述:在方案一中,系统是由锁相环路和N分频器以及信号输入电路构成的。在锁相环路模块中,鉴相器(PD)和压控振荡器(VCO)可由集成芯片提供,以降低系统的复杂度。鉴相器输出的相位误差电压是周期性脉冲波形,需要使用环路低通滤波器将它平滑后输出一个直流控制电压,去控制VCO的频率和相位,使之向减小误差方向变化,从而消除频差与相差达到锁定状态,而高频噪声及其它交流谐波分量将受到滤波器的抑制。N分频器是将VCO输出信号经过N位可控计数器分频后

    9、输入鉴相器,使之与参考信号进行比较。信号输入电路实质就是产生100Hz基准信号源,系统将在此信号的基础上进行一系列的频率合成。信号源的精度和稳定度将影响整个系统频率合成的精度和稳定度。三. 系统设计总体思路 时钟输入可采用从信号源上的BS信号输入(频率为),经过锁相环电路(CD4046)及分频器个、十、百位控制电路(CD4522)即分频比为N,则从VCO振荡输出口得到合成频率为N信号。CD4522为可预置可编程的二十进制记数器。N分频器是锁相式数字频率合成器主要单元电路之一。当程序分频器的分频比N置成1,也就是把SW1断开,SW2置成“0001”状态,4或者不接入两级程序分频器,即把压控振荡器

    10、VCO的输入端用导线直接连接到相位比较器2的比较信号输入端第三引脚PD12,这时,该电路就是一个基本锁相环电路。本电路采用反馈封锁的办法,实现了使用极少的器件控制着众多批频率(即从100Hz99.9KHz)的灵活转换功能。分频比范围控制电路,主要通过改变电阻、电容的值来改变频率合成器分频比的范围。四系统原理框图及工作原理分析 系统原理框图(一) 数字频率合成器的组成数字锁相式频率合成器根据信道间隔和工作频率可分为直接式频率合成器和吞脉冲式频率合成器。典型的直接式频率合成器组成框图如上图所示。它由参考振荡器、参考分频器、鉴相器(PD)、环路滤波器(LF)、压控振荡器(VCO)和可编程分频器等部分

    11、组成。其中,fR=fN=f0N f0=NfN=NfR(二)锁相环路的工作原理锁相环(PLL)是一个相位误差控制系统,利用反馈控制原理实现频率及相位的同步技术。锁相环通过比较输入信号和压控振荡器输出频率之间的相位差,产生误差控制电压来调整压控振荡器的频率,以达到与输入信号同频。1.锁相环路的组成锁相环路的基本组成框图如下图所示。它由鉴相器(PD)、环路滤波器(LF)和压控振荡器(VCO)三部分组成。其中,PD和LF构成反馈控制器,5而VCO就是它的控制对象。锁相环路的基本组成框图2.锁相环路的基本特性(1) 捕捉与锁定特性若锁相环路原本处于失锁状态,由于环路的调节作用,最终进入锁定状态,这一过程

    12、,称环路捕捉过程。在没有干扰的情况下,环路一经锁定,其输出信号频率等于输入信号频率。(2) 自动跟踪特性若环路原本处于锁定状态,由于温度或电源电压的变化,使VCO输出频率变化,或者输入信号频率变化,通过环路自动相位控制作用,使VCO相位(频率)不断跟踪输入信号的相位(频率),这个过程称跟踪过程,或同步过程。 (3) 锁相环路的捕捉带与同步带环路能捕捉的最大起始频差范围称捕捉带或捕捉范围,记作fP。环路所能跟踪的最大频率范围称同步带,记作fH。 当Df0fP时,环路将不能锁定。 当Df0fH时,环路将不能跟踪。 一般有DfHfP。 (三) 常用集成锁相环路CD4046简介CD4046是通用的CM

    13、OS锁相环集成电路,其特点是电源电压范围宽(为3V18V),输入阻抗高(约100M),动态功耗小,在中心频率f0为10kHz下功耗仅为600W,属微功耗器件。6CD4046引脚排列 CD4046是带有RC型VCO的锁相环路,属于低频锁相环路。采用 16 脚双列直插式,图4-11为CD4046的内部功能框图和构成锁相频率合成器时的外围元件连接图。从图中可以看出,CD4046主要由相位比较、压控振荡器(VCO)、线性放大器、源跟随器、整形电路等部分构成。芯片内含有一个低功耗、高线性VCO,两个工作方式不同的鉴相器PDI和PDII,A1为PDI和PDII的公用输入基准信号放大器,源跟随器A2与VCO

    14、输入端相连是专门作FM解调输出之用的,此外还有一个6V左右的齐纳稳压管。1.CD4046的内部功能框图及各引脚功能如下1脚相位输出端,环路入锁时为高电平,环路失锁时为低电平。2脚相位比较器的输出端CD4046内部结构图73脚比较信号输入端。 4脚压控振荡器输出端。 5脚禁止端,高电平时禁止,低电平时允许压控振荡器工作。 6、7脚外接振荡电容。 8、16脚电源的负端和正端。 9脚压控振荡器的控制端。 10脚解调输出端,用于FM解调。 11、12脚外接振荡电阻。 13脚相位比较器的输出端。 14脚信号输入端。 15脚内部独立的齐纳稳压管负极。2.鉴相器PDI:CD4046芯片内的鉴相器PDI是一个

    15、数字逻辑异或门,由于CMOS门输出电平在0VDD之间变化。所以只要用简单的积分电路就可以取出平均电平,因而使锁项环路的捕捉范围加大。该鉴相器主要应用在调频波的解调电路中。PDII是一个由边沿控制的数字比相器和互补CMOS输出结构组成的三态输出式鉴相器。由于数字比相器仅在ui和uv的上跳边沿起作用,因而该鉴相器能接收任意占空比的输入脉冲,即非常窄的脉冲。3.压控振荡器VCO:CD4046内部的VCO是一个电流控制型振荡器,其振荡频率与控制电压Ud之间的关系可以用下式表示: f0=UdUGS8R3Ct+VDD2UDS8R4Ct 式中VGS为耗尽型NMOS三极管的源栅间导通压降,约0.5左右,VDS

    16、为耗尽型PMOS管的漏源饱和压降,约为1V左右。式中的第二项为常数项,也就是VCO的最低振荡频率fomin。当R4的增大到12脚开路时,fomin减小至零。式中第一项为Ud的函数,当R310kW时。f0与Ud基本呈直线性关系。当Ud =VDD时,VCO维持在最高振荡频率fomax:8 已知fomin、fomax和Ct以后,就可以由上式中求得R3值。实践中,为微调f0的范围,R3往往采用一只固定电阻和一只可调电阻相串联。(四)可预置1/N计数器CD4522工作原理.特点不要外接门电路即可实现计数/分频可以完成可编程序的减计数.引脚图 MC14522引脚排列图MC14522由两部分组成:一是可预置

    17、的二十进制减计数器,二是“0”输出RS触发器. MC14522有四个输出端Q0Q3;还有一个Oc输出端,作为多级级联使用.它的输入端较多,除了时钟端CP,时钟禁止端EN和清零端Cr外,还有与Q0Q3相对应的四个预置数输入端P0P3,以及预置控制端PE.此外,为了完善电路的功能,还有一个级联反馈输入端CF。MC14522的工作过程MC14522是由4个触发器和几个进位及反馈门电路组成。9MC14522功能表(a)输 入输 出CP PE Cr P0 P1 P2 P3Q0 Q1 Q2 Q3 1 1 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 计数不计数不计数 (b)CF与Qc的关系输

    18、 入输 出 CFQ0 Q1 Q2 Q3 Oc 1 00 0 0 00 0 0 0 1 0其中表(a)表明了计数与预置、清零的功能。只要Cr为“1”电平或正脉冲,则计数器的各输出端均置为“0”电平。只要Cr为“0”,PE为“1”,则加在P0P3上的数据送入对应的Q0Q3。按照表(a)所列状态,在时钟上升沿作用下,计数器将做减计数。而表(b)表明了级联反馈端、计数器内部数据与Qc输出端之间的关系。当CF输入端为“1”时,并且计数器内部数据Q0Q3均为“0”电平时,则R-S触发器置数,Oc输出端为“1”电平。这是R-S触发器置数的唯一条件。若CF为“0”电平,即使Q0Q3全为“0”状态Oc输出端仍为

    19、“0”状态。典型参数:工作电压:3V到18V单一直流电压最大功耗;500Mw异步预置允许五 组成电路主要器件的参数,工作原理、外形图及选择(一)集成锁相环路PLL及外接振荡元器件根据设计指标要求,集成锁相环路可选为CD4046,它包含PD和VCO,最高工作频率为1.4MHz,满足设计要求。根据设计要求,有fomax=99.9kHz,fomin=100Hz。CD4046内部的10VCO是一个电流控制型振荡器,查资料,其振荡频率与控制电压Ud的关系 式中VGS为耗尽型NMOS三极管的源栅间导通压降,约0.5V左右,VDS为耗尽型PMOS管的漏源饱和压降,约为1V左右。式中的第二项为常数项,也就是V

    20、CO的最低振荡频率fomin。取电源电压VDD=5V。取Ct=20pF,如f=100Hz,则R4=33M,但VCO频率范围应小于100Hz,取R4=。当Ud =VDD时,VCO维持在最高振荡频率fomax因此可得:=10K(二)1999可变分频器由于最大可变分频比N=999,且输出方式为十进制方式,因此,可变分频器N应选初始值可预置的十进制计数器。需要两级这样的计数器可选片CD4522作为可变分频器。(三)无源环路滤波器设环路滤波器的上限截止频率为fH,从滤波的角度考虑,应有fR =(510) fH。若选简单RC低通滤波器,则有:11取fR=1102=10fH=102RC,则RC=1200.0

    21、16(ms)。若取C=68nF,则R105k。最终取R1=100k。这里选RC比例积分滤波器作环路滤波器,R2 R1,则取C=68nF,R1=100k ,R2=5.1k 。六.电路原理图七. 产品制作及调试(一)protues仿真为了验证方案的可行性,我们小组选择了仿真,采用protues进行电路功能实现性的验证,具体结果如下:图1 protues仿真实验电路图12图2 protues仿真实验结果由仿真结果看,该电路设计具有可行性,能够输出所需方波信号,具备产品制作基础。(二)PCB制板在仿真实验的基础下,我们组开始动手搭建实际电路,由于采用PCB板作为电路的载体,故先在Altium Desi

    22、gner 10上画出PCB图,所画原理图及PCB图案如下图所示:图3 Altium Designer 10原理图设计13图4 系统电路PCB根据原理图及实际电路需要,我们开始采购元器件,具体清单如下表所示:元器件名元器件型号所需数量锁相环集成电路CD40461可编程4位BCD码1/N计数器CD452234位拨码开关S3电容20uF0.068uF11电阻05.1K10K100K131216其他排针杜邦线铜板铜柱跳帽热转印纸及氯化铁1若干14若干若干14(三)制作过程图1 热转印纸打印PCB图2 准备腐蚀铜板15图3 焊接图4 成品八实验结果与数据处理1.用万用表检查各焊点及各连线,发现没有虚焊、

    23、漏焊以及粘连现象,各连线工作正常。162.检查芯片4046:将3、4脚短接,3脚于MC14522断开,调14脚输入信号的频率,测4脚输出信号的频率。在100HZ1KHZ范围内测试,实验结果可以看到4脚能准确跟踪14脚输入的频率。3.检查芯片MC14522:从6脚送入频率为fi=900Hz的信号,预置MC14522分频数为1001,测MC14522的12脚输出信号的频率。实验结果:输出信号的频率为101.14Hz,接近100Hz,芯片电路工作正常。4.测试整个电路:接上电源VDD,从CD4046的14脚送入频率fi为100Hz的信号,调MC14522各预置端,设置不同的分频比N,分别测不同分频比

    24、时CD4046的4脚输出信号的频率f0。实验结果:通过连续多组数据的测量,我们发现输出信号频率f0能够跟随分频比N的变化,整个电路系统工作正常。5.指标测量:测VCO曲线时,将CD4046芯片的14脚和3脚断开,从第9脚输入15V的直流电压,每隔0.5V测1次4脚的输出频率,作出一条曲线;在Vd=Vcc/2=2.5V时测量得到中心频率f0.由于实验设备的限制,我们组测得的实际数据如下:VCO实验数据:CD4046 9脚的电压(V)输出频率(Hz)0.99001.0399001.14199001.25299001.34399001.42499001.5599001.57699001.637990

    25、01.69899001.759990017VCO曲线如下所示:压控振荡器曲线(VCO)6.根据实验结果,求得VCO增益和频率合成器的阶数如下:K_0=(899009900)/(1.631.03)=133333由环路滤波电路,频率合成器的阶数为一阶九结论(设计与分析)在电路板制作完成之后,经过调试,系统实现了课题所要求的功能。1.性能分析本设计要求实现频率在100Hz99.9kHz范围内、步进频率为100Hz的频率合成器,所设计出的频率合成器在性能方面与理想有些出入。分析影响系统性能的主要因素有以下几方面:(1)锁相环路中,环路滤波器性能有限,不能完全抑制环路噪声,影响输出信号。(2)通过公共地

    26、的藕合作用电源的噪声或纹波会从合成器的一部分藕合到另一部分去,将使振荡器本身的相噪性能恶化。2.出现的问题整块电路在测试的时候发现根本无法实现分频,仅仅实现电压的改变,这与实验预期结果存在极大差异,经过仔细检查,对照芯片资料多方求证后发现,问题在于CD4046第9引脚没有接地,经过修改电路,最终我们成功实现电路的测试,解决了问题。183.电路改进方法(1)电源电源引线上的噪声或纹波将使任何振荡器本身的相噪性能恶化。一般来说,这些影响是比较难于从理论上来计算的,因为它们与电路的设计参数有关,而对于购买的集成芯片,这些参数通常并不知道。对于小于锁相环自然频率o的噪声或纹波,可以通过调整环路带宽来抑

    27、制。然而,电源上的频率超过锁相环自然频率的噪声或纹波,将在压控振荡器的输出端产生相位抖动。因此,压控振荡器要采用与其位置尽可能靠近的低噪声、低纹波稳压器来供电。(2)接地必须避免通过公共地的藕合作用使电源的噪声或纹波以及各类信号从合成器的一部分藕合到另一部分去。为压控振荡器提供低纹波电源所采取的特别措施,可以被公共地通过藕合作用轻易的打消掉。本文的电路中压控振荡器的控制电压输入端就藕合了输出端的信号,从而造成了输出频率的不稳定。(3)屏蔽在同一电子设备中的各部分电路间会存在干扰,一个电路可能受其它电路的干扰,同时也可能干扰周围其它电路。为了保证电子系统的正常工作,必须进行严格的电磁兼容设计,它

    28、对系统性能有着重大影响。在本文设计的电路中,既有数字电路又有模拟电路,电磁兼容性设计将会提高系统的整体性能。十心得体会通过这次课程设计,我对于本专业的知识运用有了初步感性的认识,也认识到自身基础的不扎实。在设计振荡源电路时因为参数的问题,回头查了我们的高频课本,对于之前课本上讲的一点也不了解的振荡器有了一点心得,滤波通路部分也是回头查看了模电课本,才对滤波电路有了一点实际运用的理解。至于数电部分的CD4046、MC14522这两块主要组成芯片,由于是这学期刚学的数电,立马就得到实际运用,尽管是多方查阅资料,但是最后还是成功地连接完成电路并实现功能,这种运用又反过来加深了我对数电的理解,这种喜悦真不是一般言语所能表达的。两个星期每天起早摸黑,看到自己的作品真的是无比喜悦。由局部而整体,由整体到局部,我和志原学会了怎么去查找资料,怎么去借助资料自己动手解决问题,培养了极高的实验动手兴趣。在这里我还要特别感谢老师,在我们实验需19要仪器时,老师立刻为我们搬来了两台频率发生器,那么重的仪器,真是辛苦老师了!在实验接连失利的时候,老师极为耐心的为我们查找资料,跑上跑下,老师,真的很谢谢你,你让我看到了一位有耐心、负责任的好老师。通过本次课程设计,我明白自己身上还有太多太多的不足,在今后的学习生活中,我们会努力学习,争取有一天能够熟心应手,驾驭自如。20


    注意事项

    本文(锁相环式数字频率合成器.docx)为本站会员(精***)主动上传,沃文网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知沃文网(点击联系客服),我们立即给予删除!




    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服点击这里,给沃文网发消息,QQ:2622162128 - 联系我们

    版权声明:以上文章中所选用的图片及文字来源于网络以及用户投稿,由于未联系到知识产权人或未发现有关知识产权的登记,如有知识产权人并不愿意我们使用,如有侵权请立即联系:2622162128@qq.com ,我们立即下架或删除。

    Copyright© 2022-2024 www.wodocx.com ,All Rights Reserved |陕ICP备19002583号-1

    陕公网安备 61072602000132号     违法和不良信息举报:0916-4228922